SJ/Z 11354-2006 集成电路模拟/混合信号IP核规范
标准编号:SJ/Z 11354-2006
中文名称:集成电路模拟/混合信号IP核规范
发布日期:2006-09-26
实施日期:2006-12-01
技术归口:信息产业部电子工业标准化研究所
批准发布部门:信息产业部
起草人
岳素格、叶以正
起草单位
集成电路IP核标准工作组
标准范围
本规范规定恶劣交付项及其相关的设计指南和数据格式,以便于已确定工艺的混合信号IP核(Intellectual Property Core,以下简称IP)进行测试、交换及集成。这些元件主要以数字系统芯片的应用作为目标。本规范还提供恶劣一个详细的交付项模型清单,以便于对工艺已确定的混合信号IP进行交换、集成及验证。数据格式的“使用领域”规定为集成电路中IP的创建、定义、交换以及集成的描述。
首页预览图
下载信息
大家都在看
- SJ/T 10144-1991 焊球法可焊性测试仪技术条件
- SJ/T 10250-1991 半导体集成电路CB565型模拟锁相环详细规范
- SJ/T 10352-1993 办公自动化系统开发设计指南
- SJ/T 10242-1991 铝电解电容器用橡胶密封塞技术条件
- SJ/T 11387-2008 直播卫星电视接收系统及设备通用技术规范
- SJ/T 10145-1991 润湿秤量法可焊性测试仪技术条件
- SJ/T 10413-1993 中小容量多信道移动通信系统总规范
- SJ/T 11310.5-2015 信息设备资源共享协同服务 第5部分:设备类型
- SJ/T 11457.4.1-2013 波导型介电谐振器 第4-1部分:空白详细规范
- SJ/T 10454-1993 厚膜混和集成电路多层布线用介质浆料